Moja lekcja

 0    57 schede    Manca
Scarica mp3 Stampa Gioca Testa il tuo livello
 
Domanda język polski Risposta język polski
IR rejestr rozkazów -
inizia ad imparare
komórka pamięci przechowująca aktualnie wykonywaną instrukcję
PC licznik rozkazów -
inizia ad imparare
przechowuje kolejne adresy pamięci z rozkazami
A Akumulator -
inizia ad imparare
przechowuje wynik wykonywanej operacji
CPU
inizia ad imparare
Central Processing Unit
FPU Floating Point Unit -
inizia ad imparare
liczby binarne
ALU Arithemtic Logic Unit -
inizia ad imparare
liczby naturalne
SP Wskaźnik stosu -
inizia ad imparare
służy do adresowania pamięci
F Rejestr flagowy
inizia ad imparare
przechowuje informacje dotyczące realizacji wykonywanej operacji
PGA
inizia ad imparare
obudowa procesora z nóżkami
SECC, SEPP
inizia ad imparare
procesory wpinany jak karty PCI
LGA
inizia ad imparare
obudowa opracowana przez intel, pozłacane styki
LIF
inizia ad imparare
Low Insertion Force
ZIF
inizia ad imparare
Zero Insertion Force
Magistrala
inizia ad imparare
zestaw ścieżek łączących jednocześnie kilka komponentów i umożliwiająca komunikację miedzy nimi
Magistrala danych
inizia ad imparare
wymienia dane pomiędzy procesorem a chipsetem
Architektura DIB
inizia ad imparare
przestarzała, tryb half duplex
Magistrala Hyper Transport AMD i Magistrala QPI Intel
inizia ad imparare
szeregowe, pełnodupleksowe, punkt-punkt,
Magistrala DMI/FDI
inizia ad imparare
kontrola nad pci-e, zintegrowany układ graficzny
Magistrala adresowa
inizia ad imparare
służy do adresowania komórek pamięci op. przed operacjami procesora
Magistrala pamięci
inizia ad imparare
umożliwia wymianę danych pomiędzy procesorem a ramem
Magistrala sterująca
inizia ad imparare
odpowiedzialna za przesyłanie sygnałów sterujących miedzy procesorem a pamiecią ram
Procesory CISC
inizia ad imparare
Complex Instruction Set Computer
Procesory RISC
inizia ad imparare
Reduced Instruction Set Computer
Architektura x86
inizia ad imparare
tryb rzeczywisty - DOS, aplikacje 16 bitowe, adresowanie 1MB ramu, w jednym czasie może działać jedna aplikacja
Architektura IA-32
inizia ad imparare
32 bitowe, tryb chroniący dane w pamieci ram przed nadpisaniem przez inną aplikację
wirtualny tryb rzeczywisty
inizia ad imparare
uruchamianie aplikacji 16 bitowych na 32 bitowych komputerach
Architektura Intel 64, AMD64, x86-64
inizia ad imparare
tryb 64-bitowy- uruchamianie aplikacji 64 bitowych, tryb zgodności- uruchamianie aplikacji 32 bitowych na platformach 64 bitowych
MMX
inizia ad imparare
instrukcje wspomagające rendering grafiki 3d, kompresja jpeg
SSE, 2, 3, 4
inizia ad imparare
instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
3d Now
inizia ad imparare
(AMD)instrukcje wspomagające grafikę 3d, strumieniowe przetwarzanie dźwięku i obrazu
Hyper-Threading technology
inizia ad imparare
technologia hiperwątkowości, technologia umożliwia wykonywanie przez jeden rdzeń procesora dwóch niezależnych strumieni programów (wątków)
Przetwarzanie wielordzeniowe
inizia ad imparare
równoległe wykonywanie operacji obliczeniowych jednocześnie
Dynamic Execution
inizia ad imparare
dynamiczne wykonywanie, zapewnia wykonywanie większej liczby instrukcji w jednym cyklu zegara
Intel Turbo Boost
inizia ad imparare
Core i5, i7,. Automatyczna regulacja czestotliwości procesora w zależności od obciążenia + zwiększanie taktowania procesora ponad fizyczne możliwości procesora.
AMD Power Now
inizia ad imparare
umożliwia włączanie i wyłączanie elementów mikroprocesora w celu oszczędzania energii
AMD Turbo Core
inizia ad imparare
Automatyczna regulacja czestotliwości procesora w zależności od obciążenia
Cache
inizia ad imparare
przechowuje najczęściej wykorzystywane dane z pamięci RAM i gdy jest potrzeba dane są błyskawicznie przesyłane do mikroprocesora
Cache Level 1
inizia ad imparare
zintegrowana z rdzeniem procesora, przyspiesza dostęp do bloków pamięci wyższego poziom
Cache Level 2
inizia ad imparare
jest wykorzystywaPełna prędkość przesyłu. jako bufor pomiędzy stosunkowo wolną pamięcią RAM a jądrem procesora i pamięcią cache L1
Cache Level 3
inizia ad imparare
do zastosowań serwerowych, jest wykorzystywana, kiedy pamięć L2 jest niewystarczająca aby pomieścić potrzebne dane.
RAM- Random Access Memory
inizia ad imparare
Pamięć o dostępie swobodnym
DRAM
inizia ad imparare
półprzewodnikowa pamięć ram zbudowana na bazie tranzystorów i kondensatorów
tcl Cas Latency
inizia ad imparare
liczba cykli zegarowych pomiędzy wysłaniem przez kontroler pamięci zapotrzebowania na dane a ich dostarczeniem
SRAM Static RAM
inizia ad imparare
pamięć statyczna- zbudowana na zasadzie przerzutników i tranzystorów
FPM DRAM
inizia ad imparare
Stronicowanie, odczyt w trybie 5-3-3-3
EDO RAM
inizia ad imparare
odczyt w trybie 5-2-2-2
BEDO RAM
inizia ad imparare
odczyt w dostępie seryjnym, odczyt w trybie 5-1-1-1
SD RAM
inizia ad imparare
Synchronous RAM, zsynchronizowane pamięci z magistralą systemową, PC-66 = 66MHz
DDR SDRAM Double Data Rate SDRAM
inizia ad imparare
2,5 V, przesył danych na zboczu narastającym i opadającym, podwojona szybkość w stosunku do sd ram
PC 2100 DDR-266
inizia ad imparare
czest. zegara = 266Mhz, przepustowość = 2,1GB/s
DDR2 SDRAM
inizia ad imparare
1,8V, 4bitowy bufor, podwojony mnożnik zegarowy
DDR3 SDRAM
inizia ad imparare
1,5V, 8 bitowy bufor, mnożnik x4
praca dwukanałowa
inizia ad imparare
gdy dwa moduły pamieci 64-bitowe są zamontowane to działają jako jeden 128 bitowy, gdy z jednego moduły są dane odczytywane na drugim mogą być zapisywane
RDRAM
inizia ad imparare
pamięci 16 bitowe, rosnące i opadające zbocze, XDR, 2 RDRAM -wykorzystywane głównie w konsolach do gier, kartach graficznych
SIMM - single inline memory module
inizia ad imparare
DRAM, FPM RAM, EDO RAM
DIMM dual inline memory module
inizia ad imparare
SDRAM
RIMM rambus inline memory module
inizia ad imparare
RDRAM

Devi essere accedere per pubblicare un commento.